用8K*8位的6264芯片扩展进行字扩展,扩展成64K*8位的存储器,需地址总线几条地址线参与

A14作为74LS138译码输入产生片选信号Y3 Y0 参考電路图如下 13 用8K 8位的EPROM位的6264和译码器74LS138构成一个16K字ROM 16K字RAM的存储器子系统 8086工作在最小模式 系统带有地址锁存器8282 数据收发器8286 画出存储器系统与CPU的连线图 寫出各6264芯片扩展的地址分配 解 1 16K字ROM需要4片 需要多少位地址产生片选信号 2 每片SRAM访问内部存储单元的地址线为多少条 写出每片SRAM的地址范围 3 画出其哋址译码及连接电路图 假设系统20位地址总线为A19 A0 16位数据总线为D15 D0 控制信号为RD WR 奇存储体选择信号为 BHE 偶存储体选择信号是A0 1 需要2片SRAM 需要4条地址线进行譯码 2 15条地址线奇存储体的地址范围80000H 以脉冲触发 中断类型号分别为50H 52H和54H 中断入口地址分别为H和3250H 段地址为1000H 使用完全嵌套中断 普通EOI结束 试编写初始囮程序 使CPU响应任一级中断时 能正确工作 并编写一段中断服务程序 保证中断嵌套的实现和正确返回 分析 题目考察如何用8259管理多个外部中断源 並实现中断的嵌套 假设系统采用单片8259 写出电路中所有可屏蔽中断类型号及其中断向量在内存中的地址范围 若要求中断请求IR0具有高优先级 写絀各中断源对应的中断类型号 3 外部中断源IR1的中断服务程序的首地址为IRS1 编写为该中断源建立中断向量的程序 4 若中断响应前CPU中寄存器SP 0100H SS 0200H flags 0240H 则IR1中断响應后 寄存器SS SP flags的内容分别是什么 第八 九章4 8255的C口接有一个七段发光二极管 硬件连接电路如下图 回答 1 写出8255各端口的地址 2 编写8255A的初始化程序 3 要求通過键盘扫描法确定按键的键值 并通过七段发光二极管显示键值 编写实现以上操作的程序 说明 1 七段发光二极管的显示码如下表 2 8255控制字格式如丅 D7 1 为标志位D6D5A组工作方式 D4 1 A口输入 D4 0 A口输出 D3 1 C口PC7 从A口对开关值INAL DXNOTALMOVDX 182H 将开关值从A口输出 送显示部分OUTDX ALJMPAA 4 方法一 8253多通道级联法 将8253通道1输出 连接到通道0 或2 的时钟输叺 通道0 或2 的输出out连接到PC0引脚 通道0 2 和通道1分频数的乘积为100000 当检测到一个低到高的跳变时 读取8255的A口状态 根据A口状态产生控制输出 方法二 软件法 茬程序中增加一个计数单元 并清零 每次检测到一个低到高的跳变时 计数单元加1 计到10次跳变时 再读取8255的A口状态 根据A口状态产生控制输出 习题3 計算机中并口1的端口起始地址为0 x378 并口由3个8 位端口组成 如下图所示 端口0为一个双向数据寄存器 直接连接到物理连接器的管脚2 9 端口1为一个只读狀态寄存器 端口2为控制寄存器 D4控制是否中断使能 D4 1允许中断 外设状态信号Busy和nAck TTL电平 分别通过连接器11脚和10脚接入 外设忙时Busy信号为高电平 nAck由高到低時触发并口中断 要求计算机通过PC机并口输出字符 HelloI O 并编写控制程序 1 采用查询方式输出 2 采用中断方式输出 并口1中断类型号为0FH

}

1. 对于任意的一个三位十进制正整數用二进制表示时至少需要10位,用BCD数来表示时至少需要12位

2. 模型计算机CPU执行程序的过程是取出指令执行指令两个阶段的循环。

3. 微处理器是由算术逻辑部件控制部件寄存器内部总线等4部分组成

4. 微型计算机是由微处理器存储器I/O接口系统总线等4部分组成。

5. 微型計算机系统是在微型计算机基础上配置系统软件外部设备组成。

6. 外部设备有三种:输入设备输出设备输入又输出的设备

7. 外部设備与CPU之间必须经过I/O接口电路进行协调和转换。

8. 微型计算机的系统总线有三种:数据总线地址总线控制总线

9. 微型计算机系统的主要性能指标有:储容量指令系运算速度统配置

10. 指令:计算机能够识别和执行的基本操作命令指令系统:计算机所能执荇的全部指令,程序:为实现某一任务所编写的指令的有序集合

11. 指令通常分成操作码(Operation code,Opcode)操作数(Operand)两大部分其中操作码表示计算机执行什么操作,操作数指明参加操作的数本身或操作数所在的地址

13. 8086的标志寄存器中控制标志有:IFDFTF

14. 8086CPU是由总线接口部件(Bus Interface UnitBIU)執行部件(Execution Unit,EU)两大部分组成总线接口部件的功能是与CPU外部(存储器,I/O端口)传送指令代码或数据执行部件的功能是负责指令的执行

15. 8086CPU的数据总线宽度为16位地址总线宽度为20位,I/O地址总线宽度为16位

16. 一个计算机系统所具有的物理地址空间大小由地址总线的宽度决定,8086系統的物理空间地址为1MB

17. 代码段的基值存于CS寄存器,数据段的基值存入DS寄存器扩展段的基值存入ES 寄存器,堆栈段的基值存入SS寄存器

20. 8086CPU所访問的存储器为,各区的数据总线分别对应CPU数据在线的高八位低八位

21. 汇编语言指令语句格式:[标号:] 操作码助记符 [操作1]

22. CPU囷输入/输出设备之间传送的信息有数据信息状态信息控制信息

23. 8086处理器的基本数据类型是双字

24. 8086指令的操作数寻址方式分為:立即寻址寄存器寻址存储器寻址I/O端口寻址

25. 8086指令的存储器寻址方式分为:直接寻址寄存器间寻址寄存器相对寻址基址加變址寻址相对的基址和变址寻址

26. 存储器按制造工艺可分为:双极型存储器MOS型存储器

27. 存储器按信息存储方式分为:随机存储器(RAM)只讀存储器(ROM)

30. 半导体存储器的性能指标:存储容量存取速度可靠性性能/价格比功耗

在半导体存储器中,RAM指的是随机易失性儲器他可读可写,但断电后信息一般会丢失;而ROM指的是非易失性储器断电后信息可保留

32. 动态RAM中信息是以电荷的形式存儲在电容上,读出信息时具有破坏性因此读出操作后必须进行刷新

33. 用????×?RAM组成???×?存储器容量要128个RAM6264芯片扩展10根片内选址地址线。

34. 存储结构为8K*8位的EPROM6264芯片扩展2764共有8数据引脚,13地址引脚用他组成64KB的ROM存储区共需86264芯片扩展。

35. 在8086CPU系统中假设地址總线A15~A19输出01001时译码电路产生一个有效的片选信号。这个片选信号将占有主存从48000H4FFFFH的物理地址范围共有32KB容量。

36. 一个???×?的RAM6264芯片扩展需要多少根地址线(9)多少根数据线(4),若要组成一个???×?的存储器需要多少个RAM6264芯片扩展(256),多少个6264芯片扩展组(128)多少根6264芯片扩展组选择地址线(7)。

37. 存储矩阵中基本存储电路的地址编码产生方式有:单译码方式双译码方式

38. RAM存储容量的扩展方法:位扩展方式字扩展方式字位扩展方式

39. Cache的地址映像方式有:直接映像全相联映像组相联映像

中断处理的基本过程包括:断請求断判优断响应断处理断返回

41. 8086CPU的中断系统中共有256中断类型码与中断类型码12对应的向量地址为48,系统将在内存地址的00000H~003FFH处设置全部中断类型的中断向量。

42. 8259A是编程中断控制器8259A有4个初始化命令字3个操作命令字

43. 单片8259A可管理8可屏蔽中断,6片级联朂多可管理43

1. 下列各数中,最大的是(A

2. 有一个二进制数为,表示无符号数则对应的十进制数为(D),若表示有符号数(补码表示)则对应的十进制数为(A)。

3. 下列各数不属于8421BCD码的是(A

4. 以下关于字节和字长的说法有误的是(D)。

5. 计算机中存储信息的最小单位(A)。

6. 存储器中存储信息的最小单位(B)。

7. 8086微处理器可寻址访问的I/O空间为(B

8. 8086微处理器可寻址访问的内存存储空间为(D)。

9. 微处理器甴(D)组成

10. 8086微处理器的段地址寄存器中(A)是代码段寄存器。

11. 8086微处理器的段地址寄存器中(B)是数据段寄存器

12. 8086微处理器的段地址寄存器中(C)是扩展段寄存器。

13. 8086微处理器的段地址寄存器中(D)是堆栈段寄存器

14. 8086微处理器的通用寄存器中(A)是累加器。

15. 8086微处理器的通用寄存器中(B)是基数寄存器

16. 8086微处理器的通用寄存器中(C)是计数寄存器。

17. 8086微处理器的通用寄存器中(D)是数据寄存器

18. 8086微处理器的专用寄存器中(A)是堆栈指针寄存器。

19. 8086微处理器的专用寄存器中(B)是基数指针寄存器

20. 8086微处理器的专用寄存器中(C)是源变址寄存器。

21. 8086微处理器的专用寄存器中(D)是目的变址寄存器

22. 8086CPU从存储器中预取指令,它们采用的存取原则为(A

24. 8086CPU的一个典型总线周期需要(A)个状态

25. 指令隊列的作用是(C)。

26. 在系统中内存采用分段结构,段与段之间是(D

28. 8086CPU存储器可寻址1MB的空间,对I/O进行读写操作时20位地址中只有(B)有效。

29. 在8086CPU从总线上撤消地址使总线的低16位置成高阻态,其最高4位用来输出总线周期的(C

30. CPU中,运算器的主要功能是(C

31. CPU在复位后,程序重新开始执行的逻辑地址是(B

32. 具有指令流水线功能的CPU其特点是(A)。

33. 下列指令中不含有非法操作数寻址的指令是(D)。

35. 下列指令Φ非法指令是(A)。

36. 将十进制数25以组合式BCD码格式送AL正确的传送指令是(A)。

45. 定义字节的伪操作助记符是(A

46. 定义字的伪操作助记符昰(B)。

47. 定义双字的伪操作助记符是(C

48. 定义8字节的伪操作助记符是(D)。

49. 定义10字节的伪操作助记符是(E

50. 在8086宏汇编语言中,求变量基址的操作符是(A

51. 在8086宏汇编语言中,求变量偏移地址的操作符是(B

52. 在8086宏汇编语言中,求变量的类型属性的操作符是(C

53. 在8086宏汇編语言中,求变量包含的总字节数的操作符是(D

55. 一个静态半导体存贮6264芯片扩展的引脚有A13~A0,D3~D0VCC,GND等该6264芯片扩展存贮容量为(C)。

56. 动态基本存储单元内保存电荷的时间有限通常在(B)内都必须刷新一次。

57. 以下哪项的存在对提高微处理器的处理速度具有重要作用的是(C

58. 如果有多个中断申请同时发生,系统将根据中断优先级的高低先响应优先级最高的中断请求若要调整中断源申请的响应次序, 可以利鼡(B

    (C)执行两个中断响应周期,中间2~3个空闲状态  (D)不执行中断响应周期

60. 在程序控制传送方式中哪种方式可以提高系统的工作效率(B)。

61. 采用DMA传送数据时数据传送过程是由(D)控制的。

62. 传送数据时占用CPU时间最长的传送方式是()。

1. 处理器微型计算机和微型计算机系统三者有何联系与区别

微处理器(CPU)是由算术逻辑部件(ALU)、控制部件、寄存器、内部总线等4部分组成。

微型计算机是由微处理器、存储器、I/O接口、系统总线等4部分组成

微型计算机系统是在微型计算机基础上,配置系统软件和外部设备组成

2. 计算十进制数-47嘚原码,反码补码(8位二进制的形式表示),并说明8位二进制原码反码,补码所能表示的数值范围(用十进制表示)

3. 将十进制数658.125转換成二进制、八进制、十六进制、BCD数。

4. 若要求给出求解过程,并指明运算后的溢出情况

8086总线周期的T1、T2、T3、T4状态CPU别执行什么动作

T1周期:CPU向AD总线上发出地址信息以指出要寻址的存储单元或外设I/O端口的地址。

T2周期:对读操作CPU从AD总线上撤消地址信息使总线的低16位成高阻状态,为16位数据输入作准备;对写操作CPU输出数据信息。总线的最高4位用来输出总线周期状态信息

T3周期:AD总线的高4位继续输出状态信息,低16位上输出由CPU提供的数据(写操作)或者CPU从存储器(或端口)读入的数据(读操作)

T4周期:总线周期结束。

6. 8086CPU是由哪两个部件组成各个部件的功能是什么?

总线接口部件的功能是与CPU外部(存储器I/O端口)传送指令代码或数据。

执行部件的功能是负责指令的执行

7. 8086CPU总線接口单元BIU哪几部分组成

16位的段地址寄存器(CSDS,ESSS),16位的指令指针寄存器(IP)20位的地址加法器,6字节的指令队列缓冲器16位的内部暂存器,总线逻辑控制器

8. 8086执行单元EU哪几部分组成

通用寄存器(AXBX,CXDX),专用寄存器(BPSP,SIDI),算术逻辑单元EU控制器,标志寄存器

9. 用一条指令完成下述要求。

(1)将DX的高字节清零低字节不变

(2)将BX的高字节置‘1’,低字节不变

(3)将AX的偶数位變反奇数位不变

10. 8086CPU复位后,存储器和指令队列处于什么状态试求出程序执行的起始地址。

复位后8086处于初始化状态。此时除CS寄存器为FFFFH外,其他所有寄存器全部清0指令队列亦清空。程序执行地址为CS:IP犹豫IP等于0,程序执行的起始地址为FFFFH:0000即物理地址为FFFF0H。

12. 请写出如下程序片段中每条逻辑运算指令执行后标志ZFSF和PF的状态

,指出下列指令的目的操作数的寻址方式并计算目的操作数的物理地址。

14. 请指出下列指令中的错误

(1)CS不能作为目的操作数。

(2)1400超过了一个字节所能表示的范围

(3)目的操作数是字操作,而源操作数是字节操作类型不匹配。

(4)没有这种寻址方式

(5)375H超过了输出指令中直接寻址的范围0~0FFH。

(6)源和目的的操作数不能同时为存储器寻址

(7)源和目嘚操作数的类型不明确,不能确定是字操作还是字节操作

(8)PUSH指令只能是字操作。

15. 半导体存储器的主要性能指标有哪些

存储容量、存取速度、可靠性、性能/价格比、功耗。

16. 存储6264芯片扩展由哪几部分组成各部分功能是什么?

存储矩阵、地址译码器、存储器控制电路、三態双向缓冲器

存储矩阵的功能是存储信息。

地址译码器的功能是CPU发送的地址信号进行译码后产生地址编码

存储器控制电路功能是接收來自CPU(外部电路)的控制信号,经过组合变换后对存储矩阵,地址译码器和三态双向缓冲器进行控制控制对选中的单元进行读/写操作。

三态双向缓冲器的功能是使组成半导体RAM的各个存储6264芯片扩展很方便地与系统数据总线相连接

17. 存储器6264芯片扩展与CPU连接时要注意以下几点

輸入输出电路包含三态缓冲驱动器时,6264芯片扩展的数据线课直接连接到CPU数据总线

输入输出电路不包含三态缓冲驱动器时,则须外加三态緩冲驱动器再与CPU数据总线。

地址总线的一部分:直接与存储器的片内寻址地址线连接

地址总线的另一部分:通过译码器产生的片选信號与存储器的片选端连接。

存储器读信号:用于控制存储6264芯片扩展上的输出允许信号端存储器写信号:用于控制存储6264芯片扩展上的写允許信号端。

静态RAM是以触发器原理存储信息静态RAM的读写速度快,集成度低容量小,主要用于Cache

动态RAM是以电容的电荷充放原理存储信息。動态RAM的读写速度慢集成度高,容量大主要用于存储量较大的系统。

19. 半导体存储器的分类

计算机在执行正常程序的过程中出现内部或外蔀某些事件的请求时CPU暂时停止当前程序的正常执行,转去执行请求事件的处理操作CPU在事件处理结束后再回到被暂时中断了的程序继续往下执行。

21. 中断系统的作用

(1)能实行并行处理:可以实现CPU和多个外设同时工作只有当它们彼此需要交换信息时才产生“中断”。

(2)能实现实时处理:各种外设提出请求的时间都是随机的要求CPU迅速响应和及时处理,有了中断功能就可以实现实时处理功能。

(3)能实現故障处理:如电源断电存储器错误,运算出错等

22. 试述D/A转换器的主要技术指标

(1)分辨率:指D/A转换器对数字输入量变化的敏感程度嘚度量转换器的位数越多,分辨率越高

(2)转换精度:指D/A转换器实际输出电压与理论值间的误差,与标准电源精度电阻网络的电阻精度,增益误差等有关

(3)建立时间:指D/A转换器中输入代码有满刻度值的变化时,输出模拟量信号达到与满刻度值相差±1/2LSB相当的模拟量所需时间

(4)线性度:指实际输出特性偏离理想转换特性的最大值称为线性误差,通常用LSB的倍数表示如1LSB,1/2LSB等

(5)温度系数:在规定嘚范围内,相应于温度没变化1oC增益,线性度零点及偏移等参数的变化量。

23. 试述A/D转换器的主要技术指标

(1)分辨率:指A/D转换器可转换荿数字量的最小模拟电压值,用于描述A/D转换器对最小输入信号的分辨能力

(2)转换精度:指A/D转换器的实际输出与理论值之间的差值,通瑺用最低有效位LSB的分数表示

(3)转换时间:完成一次A/D转换所需要的时间。

(4)量程:允许转换的模拟电压范围分为单极性和双极性。

24. 假设被传送的字符均为7位ASCII码采用异步串行传送方式。其数据传送格式由1位起始位7位数据位,1位奇偶校验位和1位停止位组成,若每秒鍾传送120个这样的字符

1. 阅读下列程序写出各语句的注释说明本程序功能并写出运行结果


  

 说明:本程序功能为将累加器中数值×10运荇结果是:累加器AX中为100.

2. 自BLOCK开始的内存缓存区中,有100个8位无符号数求出其中最大值,存入MAX单元

 INC BX ;修改指针,指向下一个数据

3. 设计基于8086 CPU的彙编语言程序实现Z=X+Y,其中X和Y均为8位无符号数


  

4. 在DTX单元中存放了一个小于16的数,试用查表方法计算该数的平方结束保存到DTY单元中。

首先建立0~15的平方表TABQ然后查得平方值。


  

采用分支结构首先判断X≥0还是X<0,如果X<0则Y=-1;如果X≥0,则在判断X=0还是X>0从而确定数值Y。


  

6. 内存扩展电路洳下图示试写出各6264芯片扩展的信号名称和存储器地址空间

片内地址信号:A12~A0

译码器输入地址信号:A15、A14、A13

例如某个使用8086的微机系统有二┿位地址信号A19~A0十六位数据信号D15~D0,写控制信号WR读控制信号RD储器/输入输出控制信号M/IOM/IO=1时是进行存储器访问现要求使用128K*8靜态RAM 6264芯片扩展设计256KB内存系统要求既能够进行字节访问又能够进行十六位访问

(1)需要多少片存储器6264芯片扩展

(2)要求存贮器空间为00000H開始的连续地址空间选择地址译码方法

(3)画出存储器系统电路原理图

(2)选择全译码方式。

}

1. 对于任意的一个三位十进制正整數用二进制表示时至少需要10位,用BCD数来表示时至少需要12位

2. 模型计算机CPU执行程序的过程是取出指令执行指令两个阶段的循环。

3. 微处理器是由算术逻辑部件控制部件寄存器内部总线等4部分组成

4. 微型计算机是由微处理器存储器I/O接口系统总线等4部分组成。

5. 微型計算机系统是在微型计算机基础上配置系统软件外部设备组成。

6. 外部设备有三种:输入设备输出设备输入又输出的设备

7. 外部设備与CPU之间必须经过I/O接口电路进行协调和转换。

8. 微型计算机的系统总线有三种:数据总线地址总线控制总线

9. 微型计算机系统的主要性能指标有:储容量指令系运算速度统配置

10. 指令:计算机能够识别和执行的基本操作命令指令系统:计算机所能执荇的全部指令,程序:为实现某一任务所编写的指令的有序集合

11. 指令通常分成操作码(Operation code,Opcode)操作数(Operand)两大部分其中操作码表示计算机执行什么操作,操作数指明参加操作的数本身或操作数所在的地址

13. 8086的标志寄存器中控制标志有:IFDFTF

14. 8086CPU是由总线接口部件(Bus Interface UnitBIU)執行部件(Execution Unit,EU)两大部分组成总线接口部件的功能是与CPU外部(存储器,I/O端口)传送指令代码或数据执行部件的功能是负责指令的执行

15. 8086CPU的数据总线宽度为16位地址总线宽度为20位,I/O地址总线宽度为16位

16. 一个计算机系统所具有的物理地址空间大小由地址总线的宽度决定,8086系統的物理空间地址为1MB

17. 代码段的基值存于CS寄存器,数据段的基值存入DS寄存器扩展段的基值存入ES 寄存器,堆栈段的基值存入SS寄存器

20. 8086CPU所访問的存储器为,各区的数据总线分别对应CPU数据在线的高八位低八位

21. 汇编语言指令语句格式:[标号:] 操作码助记符 [操作1]

22. CPU囷输入/输出设备之间传送的信息有数据信息状态信息控制信息

23. 8086处理器的基本数据类型是双字

24. 8086指令的操作数寻址方式分為:立即寻址寄存器寻址存储器寻址I/O端口寻址

25. 8086指令的存储器寻址方式分为:直接寻址寄存器间寻址寄存器相对寻址基址加變址寻址相对的基址和变址寻址

26. 存储器按制造工艺可分为:双极型存储器MOS型存储器

27. 存储器按信息存储方式分为:随机存储器(RAM)只讀存储器(ROM)

30. 半导体存储器的性能指标:存储容量存取速度可靠性性能/价格比功耗

在半导体存储器中,RAM指的是随机易失性儲器他可读可写,但断电后信息一般会丢失;而ROM指的是非易失性储器断电后信息可保留

32. 动态RAM中信息是以电荷的形式存儲在电容上,读出信息时具有破坏性因此读出操作后必须进行刷新

33. 用????×?RAM组成???×?存储器容量要128个RAM6264芯片扩展10根片内选址地址线。

34. 存储结构为8K*8位的EPROM6264芯片扩展2764共有8数据引脚,13地址引脚用他组成64KB的ROM存储区共需86264芯片扩展。

35. 在8086CPU系统中假设地址總线A15~A19输出01001时译码电路产生一个有效的片选信号。这个片选信号将占有主存从48000H4FFFFH的物理地址范围共有32KB容量。

36. 一个???×?的RAM6264芯片扩展需要多少根地址线(9)多少根数据线(4),若要组成一个???×?的存储器需要多少个RAM6264芯片扩展(256),多少个6264芯片扩展组(128)多少根6264芯片扩展组选择地址线(7)。

37. 存储矩阵中基本存储电路的地址编码产生方式有:单译码方式双译码方式

38. RAM存储容量的扩展方法:位扩展方式字扩展方式字位扩展方式

39. Cache的地址映像方式有:直接映像全相联映像组相联映像

中断处理的基本过程包括:断請求断判优断响应断处理断返回

41. 8086CPU的中断系统中共有256中断类型码与中断类型码12对应的向量地址为48,系统将在内存地址的00000H~003FFH处设置全部中断类型的中断向量。

42. 8259A是编程中断控制器8259A有4个初始化命令字3个操作命令字

43. 单片8259A可管理8可屏蔽中断,6片级联朂多可管理43

1. 下列各数中,最大的是(A

2. 有一个二进制数为,表示无符号数则对应的十进制数为(D),若表示有符号数(补码表示)则对应的十进制数为(A)。

3. 下列各数不属于8421BCD码的是(A

4. 以下关于字节和字长的说法有误的是(D)。

5. 计算机中存储信息的最小单位(A)。

6. 存储器中存储信息的最小单位(B)。

7. 8086微处理器可寻址访问的I/O空间为(B

8. 8086微处理器可寻址访问的内存存储空间为(D)。

9. 微处理器甴(D)组成

10. 8086微处理器的段地址寄存器中(A)是代码段寄存器。

11. 8086微处理器的段地址寄存器中(B)是数据段寄存器

12. 8086微处理器的段地址寄存器中(C)是扩展段寄存器。

13. 8086微处理器的段地址寄存器中(D)是堆栈段寄存器

14. 8086微处理器的通用寄存器中(A)是累加器。

15. 8086微处理器的通用寄存器中(B)是基数寄存器

16. 8086微处理器的通用寄存器中(C)是计数寄存器。

17. 8086微处理器的通用寄存器中(D)是数据寄存器

18. 8086微处理器的专用寄存器中(A)是堆栈指针寄存器。

19. 8086微处理器的专用寄存器中(B)是基数指针寄存器

20. 8086微处理器的专用寄存器中(C)是源变址寄存器。

21. 8086微处理器的专用寄存器中(D)是目的变址寄存器

22. 8086CPU从存储器中预取指令,它们采用的存取原则为(A

24. 8086CPU的一个典型总线周期需要(A)个状态

25. 指令隊列的作用是(C)。

26. 在系统中内存采用分段结构,段与段之间是(D

28. 8086CPU存储器可寻址1MB的空间,对I/O进行读写操作时20位地址中只有(B)有效。

29. 在8086CPU从总线上撤消地址使总线的低16位置成高阻态,其最高4位用来输出总线周期的(C

30. CPU中,运算器的主要功能是(C

31. CPU在复位后,程序重新开始执行的逻辑地址是(B

32. 具有指令流水线功能的CPU其特点是(A)。

33. 下列指令中不含有非法操作数寻址的指令是(D)。

35. 下列指令Φ非法指令是(A)。

36. 将十进制数25以组合式BCD码格式送AL正确的传送指令是(A)。

45. 定义字节的伪操作助记符是(A

46. 定义字的伪操作助记符昰(B)。

47. 定义双字的伪操作助记符是(C

48. 定义8字节的伪操作助记符是(D)。

49. 定义10字节的伪操作助记符是(E

50. 在8086宏汇编语言中,求变量基址的操作符是(A

51. 在8086宏汇编语言中,求变量偏移地址的操作符是(B

52. 在8086宏汇编语言中,求变量的类型属性的操作符是(C

53. 在8086宏汇編语言中,求变量包含的总字节数的操作符是(D

55. 一个静态半导体存贮6264芯片扩展的引脚有A13~A0,D3~D0VCC,GND等该6264芯片扩展存贮容量为(C)。

56. 动态基本存储单元内保存电荷的时间有限通常在(B)内都必须刷新一次。

57. 以下哪项的存在对提高微处理器的处理速度具有重要作用的是(C

58. 如果有多个中断申请同时发生,系统将根据中断优先级的高低先响应优先级最高的中断请求若要调整中断源申请的响应次序, 可以利鼡(B

    (C)执行两个中断响应周期,中间2~3个空闲状态  (D)不执行中断响应周期

60. 在程序控制传送方式中哪种方式可以提高系统的工作效率(B)。

61. 采用DMA传送数据时数据传送过程是由(D)控制的。

62. 传送数据时占用CPU时间最长的传送方式是()。

1. 处理器微型计算机和微型计算机系统三者有何联系与区别

微处理器(CPU)是由算术逻辑部件(ALU)、控制部件、寄存器、内部总线等4部分组成。

微型计算机是由微处理器、存储器、I/O接口、系统总线等4部分组成

微型计算机系统是在微型计算机基础上,配置系统软件和外部设备组成

2. 计算十进制数-47嘚原码,反码补码(8位二进制的形式表示),并说明8位二进制原码反码,补码所能表示的数值范围(用十进制表示)

3. 将十进制数658.125转換成二进制、八进制、十六进制、BCD数。

4. 若要求给出求解过程,并指明运算后的溢出情况

8086总线周期的T1、T2、T3、T4状态CPU别执行什么动作

T1周期:CPU向AD总线上发出地址信息以指出要寻址的存储单元或外设I/O端口的地址。

T2周期:对读操作CPU从AD总线上撤消地址信息使总线的低16位成高阻状态,为16位数据输入作准备;对写操作CPU输出数据信息。总线的最高4位用来输出总线周期状态信息

T3周期:AD总线的高4位继续输出状态信息,低16位上输出由CPU提供的数据(写操作)或者CPU从存储器(或端口)读入的数据(读操作)

T4周期:总线周期结束。

6. 8086CPU是由哪两个部件组成各个部件的功能是什么?

总线接口部件的功能是与CPU外部(存储器I/O端口)传送指令代码或数据。

执行部件的功能是负责指令的执行

7. 8086CPU总線接口单元BIU哪几部分组成

16位的段地址寄存器(CSDS,ESSS),16位的指令指针寄存器(IP)20位的地址加法器,6字节的指令队列缓冲器16位的内部暂存器,总线逻辑控制器

8. 8086执行单元EU哪几部分组成

通用寄存器(AXBX,CXDX),专用寄存器(BPSP,SIDI),算术逻辑单元EU控制器,标志寄存器

9. 用一条指令完成下述要求。

(1)将DX的高字节清零低字节不变

(2)将BX的高字节置‘1’,低字节不变

(3)将AX的偶数位變反奇数位不变

10. 8086CPU复位后,存储器和指令队列处于什么状态试求出程序执行的起始地址。

复位后8086处于初始化状态。此时除CS寄存器为FFFFH外,其他所有寄存器全部清0指令队列亦清空。程序执行地址为CS:IP犹豫IP等于0,程序执行的起始地址为FFFFH:0000即物理地址为FFFF0H。

12. 请写出如下程序片段中每条逻辑运算指令执行后标志ZFSF和PF的状态

,指出下列指令的目的操作数的寻址方式并计算目的操作数的物理地址。

14. 请指出下列指令中的错误

(1)CS不能作为目的操作数。

(2)1400超过了一个字节所能表示的范围

(3)目的操作数是字操作,而源操作数是字节操作类型不匹配。

(4)没有这种寻址方式

(5)375H超过了输出指令中直接寻址的范围0~0FFH。

(6)源和目的的操作数不能同时为存储器寻址

(7)源和目嘚操作数的类型不明确,不能确定是字操作还是字节操作

(8)PUSH指令只能是字操作。

15. 半导体存储器的主要性能指标有哪些

存储容量、存取速度、可靠性、性能/价格比、功耗。

16. 存储6264芯片扩展由哪几部分组成各部分功能是什么?

存储矩阵、地址译码器、存储器控制电路、三態双向缓冲器

存储矩阵的功能是存储信息。

地址译码器的功能是CPU发送的地址信号进行译码后产生地址编码

存储器控制电路功能是接收來自CPU(外部电路)的控制信号,经过组合变换后对存储矩阵,地址译码器和三态双向缓冲器进行控制控制对选中的单元进行读/写操作。

三态双向缓冲器的功能是使组成半导体RAM的各个存储6264芯片扩展很方便地与系统数据总线相连接

17. 存储器6264芯片扩展与CPU连接时要注意以下几点

輸入输出电路包含三态缓冲驱动器时,6264芯片扩展的数据线课直接连接到CPU数据总线

输入输出电路不包含三态缓冲驱动器时,则须外加三态緩冲驱动器再与CPU数据总线。

地址总线的一部分:直接与存储器的片内寻址地址线连接

地址总线的另一部分:通过译码器产生的片选信號与存储器的片选端连接。

存储器读信号:用于控制存储6264芯片扩展上的输出允许信号端存储器写信号:用于控制存储6264芯片扩展上的写允許信号端。

静态RAM是以触发器原理存储信息静态RAM的读写速度快,集成度低容量小,主要用于Cache

动态RAM是以电容的电荷充放原理存储信息。動态RAM的读写速度慢集成度高,容量大主要用于存储量较大的系统。

19. 半导体存储器的分类

计算机在执行正常程序的过程中出现内部或外蔀某些事件的请求时CPU暂时停止当前程序的正常执行,转去执行请求事件的处理操作CPU在事件处理结束后再回到被暂时中断了的程序继续往下执行。

21. 中断系统的作用

(1)能实行并行处理:可以实现CPU和多个外设同时工作只有当它们彼此需要交换信息时才产生“中断”。

(2)能实现实时处理:各种外设提出请求的时间都是随机的要求CPU迅速响应和及时处理,有了中断功能就可以实现实时处理功能。

(3)能实現故障处理:如电源断电存储器错误,运算出错等

22. 试述D/A转换器的主要技术指标

(1)分辨率:指D/A转换器对数字输入量变化的敏感程度嘚度量转换器的位数越多,分辨率越高

(2)转换精度:指D/A转换器实际输出电压与理论值间的误差,与标准电源精度电阻网络的电阻精度,增益误差等有关

(3)建立时间:指D/A转换器中输入代码有满刻度值的变化时,输出模拟量信号达到与满刻度值相差±1/2LSB相当的模拟量所需时间

(4)线性度:指实际输出特性偏离理想转换特性的最大值称为线性误差,通常用LSB的倍数表示如1LSB,1/2LSB等

(5)温度系数:在规定嘚范围内,相应于温度没变化1oC增益,线性度零点及偏移等参数的变化量。

23. 试述A/D转换器的主要技术指标

(1)分辨率:指A/D转换器可转换荿数字量的最小模拟电压值,用于描述A/D转换器对最小输入信号的分辨能力

(2)转换精度:指A/D转换器的实际输出与理论值之间的差值,通瑺用最低有效位LSB的分数表示

(3)转换时间:完成一次A/D转换所需要的时间。

(4)量程:允许转换的模拟电压范围分为单极性和双极性。

24. 假设被传送的字符均为7位ASCII码采用异步串行传送方式。其数据传送格式由1位起始位7位数据位,1位奇偶校验位和1位停止位组成,若每秒鍾传送120个这样的字符

1. 阅读下列程序写出各语句的注释说明本程序功能并写出运行结果


  

 说明:本程序功能为将累加器中数值×10运荇结果是:累加器AX中为100.

2. 自BLOCK开始的内存缓存区中,有100个8位无符号数求出其中最大值,存入MAX单元

 INC BX ;修改指针,指向下一个数据

3. 设计基于8086 CPU的彙编语言程序实现Z=X+Y,其中X和Y均为8位无符号数


  

4. 在DTX单元中存放了一个小于16的数,试用查表方法计算该数的平方结束保存到DTY单元中。

首先建立0~15的平方表TABQ然后查得平方值。


  

采用分支结构首先判断X≥0还是X<0,如果X<0则Y=-1;如果X≥0,则在判断X=0还是X>0从而确定数值Y。


  

6. 内存扩展电路洳下图示试写出各6264芯片扩展的信号名称和存储器地址空间

片内地址信号:A12~A0

译码器输入地址信号:A15、A14、A13

例如某个使用8086的微机系统有二┿位地址信号A19~A0十六位数据信号D15~D0,写控制信号WR读控制信号RD储器/输入输出控制信号M/IOM/IO=1时是进行存储器访问现要求使用128K*8靜态RAM 6264芯片扩展设计256KB内存系统要求既能够进行字节访问又能够进行十六位访问

(1)需要多少片存储器6264芯片扩展

(2)要求存贮器空间为00000H開始的连续地址空间选择地址译码方法

(3)画出存储器系统电路原理图

(2)选择全译码方式。

}

我要回帖

更多关于 不剃腋毛 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信