用multisim实现74ls161的2774ls161六进制计数器器,求大佬解答


[74LS161构成的五十(50)74ls161六进制计数器器电路圖]的电路图

两片4位二进制数加法计数器74LS161级联成五十74ls161六进制计数器器


}
就是用74LS161芯片来实现一个7进制的计數器!... 就是用74LS161芯片来实现一个7进制的计数器!

二、要想实现就有两种方法置零或置数,我用置零法来试试因为74LS161是有异步置零端,所以需要到0111这个状态后再置零因为0111这个状态时间很短所以不会进入有效状态。

三、EP ET两个端接1LD接1,C为进位输出,Q2Q1Q0接个与非门与RD端连接输入D3D2D1D0全蔀接0,CLK接个边沿脉冲且上升沿有效

74LS161的主要功能如下:

1、异步清零功能:当输入端CLR的反为零时,不论有无时钟脉冲CLK和其他信号输入计数器被清零,即输出端Qd~Qa都为0

2、同步并行置数功能:当输入端CLR的反=1,LOAD的反=0时在输入时钟脉冲CLK上升沿的作用下,并行输入的数据dcba被置入计数器即输出端Qd~Qa=dcba。

3、计数功能:当输入端LOAD的反=CLR的反=ENP=ENT=1当CLK端输入计数脉冲时,计数器进行二进制加法计数

4、保持功能:当输入端LOAD的反=CLR的反=1时,且ENP和ENT中有”0“时则计数器保持原来状态不变。

74LS161本身是十进制要实现7进制有两种方法:清零和置数。清零法:将输出端的Q0、Q1、Q2(Q3是高位)通过一个与非门接到清零端置数端接高电平(数据输入端不用管)。置数法:数据输入端D0、D1、D2、D3(D3是高位)接成0011清零端接高电平,输出端CO接一个非门再接到置数端,此时的输出就是7进制

不好意思,我才1级发不了图,不知道说清楚没

要想实现就有两种方法,置零或置数我用置零法来试试,因为74LS161是有异步置零端所以需要到0111这个状态后再置零,因为0111这个状态时间很短所以不会进入有效状态

EP ET两個端接1LD接1,C为进位输出,Q2Q1Q0接个与非门与RD端连接输入D3D2D1D0全部接0,CLK接个边沿脉冲且上升沿有效这应该就行了的...

}
如何利用74ls161完成八74ls161六进制计数器器鈈会做先谢谢了!... 如何利用74ls161完成八74ls161六进制计数器器不会做 先谢谢了!

74ls161是四位二74ls161六进制计数器器输出端有四个,要改成874ls161六进制计数器器其实,什么也不用动只用输出端的低三位就是8进制的计数,那个高位Q3不用空着见下图:数码管可以不用画,是用来显示仿真效果的

伱对这个回答的评价是?

}

我要回帖

更多关于 74ls161六进制计数器 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信